ΔΣ-ADC 実験編 その2 それらしくなってきました
7.1MHzの設定のはずなのですが...なんか、7.65MHzに....
1. simulate結果に、近づいてきました
10MHzまでを観て見ますと
(7.65MHz 0.1V位の入力結果)
外部入力が無い時は、全体に出力が上昇します。
回路の抵抗値等は、少し変更しています。
なんとか、いけたような気がします、ホッ (^_^;;
それにしても、微妙な調整が必要な、やばい回路ですわ。
実は、何故そうなるのかは、はっきりとは、解りませんねん、(-_-;;
とにかく、
抵抗を可変して、少しでも手元が狂えば、全く違う波形が観測されてしまいます。
LTspice4を使って、回路をsimulateして、その通りに近い結果が出て、安堵しています、汗。
あと、もう一歩やっ。
2.その後、どうする?
1ビット同士の信号を掛け算して、ベースバンドに落とします。
その前に、入力信号をフィルタにかける事が、必要かな。
7MHz帯で掛け算するためには、1ビット信号の掛け算の回路(Verilog)を
作り直ししないと、あきませんわ。
その後は....
実は、そこまで、頭がまわりませんねん、ゴメンチャイ。
H.22.4.7